Полная версия

Главная arrow Информатика arrow Вычислительная техника

  • Увеличить шрифт
  • Уменьшить шрифт


<<   СОДЕРЖАНИЕ ПОСМОТРЕТЬ ОРИГИНАЛ   >>

Триггер задержки Р-типа

D-триггер - цифровой автомат с 2 входами (информационным D и синхронным С), состояние которого (Qn+1) определяется информационным сигналом (при С=1).

Таким образом, согласно определению, при С=1 Qn+l=Dn, а при С=0 состояние триггера не изменяется Qn+l=Qn.

Таблица переходов имеет вид:

Таблица 4.15

Номер набора

С"

D"

Q"

Qn+I

0

0

0

0

0

1

0

0

1

1

2

0

1

0

0

3

0

1

1

1

4

1

0

0

0

5

1

0

1

0

6

1

1

0

1

7

1

1

1

1

Составим карту Карно для Qn+I, минимизируем БФ и получим характеристическое уравнение Р-триггера:

Проверим функционирование триггера:

  • - при Сп=0 (С"=1) и Qn+l=Qn - режим хранения информации;
  • - при СП=1(СЯ=0) и Qn+1=Dn, что соответствует логике работы D- триггера.

Действительно:

Преобразуем характеристическое уравнение D-триггера таким образом, чтобы в него вошли как Q", так и Qn (с целью последующей реализации на основе RS-триггера), для чего в уравнении (4.20) первое слагаемое умножим на

(five):

Примечание. Это же уравнение можно получить из карты Карно, если не использовать объединение 6 и 7 наборов (в 6 набор входит Q , а 7 - Q").

Наиболее просто реализовать D-триггер на основе асинхронного RS- триггера. Действительно, решив совместно 2 характеристических уравнения:

RS-триггер: ;

D-триггер: , получим уравнения входов для D-

триггера:

Соответствующая этим уравнениям схема реализации (при С=1) и У ГО D-триггера имеют вид (рис. 4.42):

I I т I т

D - - S - Q - С - Q

с--гп-с

I— |-r о— аD |—Q

Рис. 4.42 Схема реализации и УГО D-триггера

Данная схема удовлетворяет условию функционирования D-триггера (Qn+1=Dn). Действительно, при С=1 триггер прозрачен:

Sn=Dn

Из схемы реализации видно, что устранение запрещенной в RS-триггере комбинации S=R=1 достигается включением инвертора между информационным входом D и входом R RS-триггера.

Используя уравнения входов D-триггера (11), можно реализовать его в заданном базисе.

Реализуем D-триггер в минимальном базисе И-НЕ:

Схема реализации имеет вид (рис. 4.43)

Реализация D-триггера в минимальном базисе И-НЕ

Рис. 4.43 Реализация D-триггера в минимальном базисе И-НЕ

Анализ функционирования D-триггера (рис. 4.43) рекомендуется выполнить самостоятельно.

Работу D-триггера можно пояснить и с помощью временных графиков (рис.4.44).

Временные графики для D-триггера

Рис. 4.44 Временные графики для D-триггера

123

D-триггер, управляемый тактовым сигналом, иногда называют «прозрачная защелка», так как при С=1 состояние триггера определяется сигналом на его входе D.

Символическое обозначение рассматриваемого триггера - CiD или просто D.

 
<<   СОДЕРЖАНИЕ ПОСМОТРЕТЬ ОРИГИНАЛ   >>